Регистры — страница 2

  • Просмотров 10991
  • Скачиваний 676
  • Размер файла 249
    Кб

осуществля-ется по сигналу лог. 1 на линии Впр, а в обратном – по сигналу лог.1 на линии Вобр. Ввод информации в рассматриваемом регистре может осуществлять-ся и парафазным способом, когда i-ый разряд числа на вход S поступает непосредственно, а на R-вход – через инвертор. Этим исключается необходимость предварительной установки триггеров в 0, так как теперь его состояние целиком определяется сигналами на S- и R-входах, т. е.

цифрой в разряде кода. Такая запись числа осуще-ствляется в один такт и производится намного быстрее, чем двухтактная. Параллельный регистр может быть реализован и на других типах триггеров, имеющих информационные входы. Условное изображение параллельного четырехразрядного регистра приведено на рис.8.2,б, где Q1...Q4 – выходы разрядов реги-стра, D1...D4 – входы, с которых в регистр одновременно записываются все разряды

заносимого слова при поступлении импульса разрешения на С-вход   Блок 8.3. Последовательный регистр В последовательных регистрах число вводится и выво-дится последовательно разряд за разрядом. Разряды такого регистра соединены последовательно. Каждый разряд вы-дает информацию в следующий и одновременно принимает новую информацию из предыдущего. Для этого каждый разряд должен иметь два запоминающих элемента. В пер-вый

передается информация из предыдущего разряда, од-новременно второй запоминающий элемент передает свою информацию в последующий разряд; затем информация, принятая первым запоминающим элементом, передается во второй, а первый освобождается для приема новой инфор-мации. Двухступенчатый триггер (например, JK-триггер, D-триггер) представляет совокупность двух запоминающих элементов, поэтому он один может составлять разряд

последовательного регистра. Если в цепи таких триггеров выходы одного триггера соединить с входами другого, то по фронту тактового импульса во вход-ную ступень каждого триггера будет заноситься информация из выходной ступени предыдущего триггера, а по спаду импульса она будет переписываться в выходную ступень. Теперь (по фронту следующего тактового импульса) во входной ступени триггера ин-формация может быть заменена новой

(из предыдущего триггера) без опасения, что предыдущая будет потеряна. Регистры Комбинированные регистры Сдвиговые регистры Регистры памяти Функциональная схема последовательного регистра приведена на рис.8.3, где, к примеру, левый триггер предназначен для хране-ния старшего разряда числа, а правый – для хранения младшего разряда. Разряды двоичного числа (высокие и низкие потенциалы), начиная с его младшего разряда,