Проектирование устройства сбора данных — страница 2

  • Просмотров 2349
  • Скачиваний 207
  • Размер файла 161
    Кб

Цифровую форму (в двоичные слова стандартной длины 1 байт - 8 бит) и помещать в последовательные ячейки некоторой области основной памяти (ОП), начиная с ячейки, имеющей адрес G. Цифровая процессорная система, фрагментом которой является проектируемое УСД, в своем составе имеет ОЗУ емкостью с форматом адресного слова 2 байта - 16 бит. Синхронизация работы процессорного устройства осуществляется от генератора тактовых импульсов

(ГТИ). Частота синхроимпульсов f=500 кГц. Требуется: 1) Исходя из задания проработать вопрос организации ОЗУ цифровой системы; 2) Реализовать УСД в двух вариантах: а)в виде процессорного устройства, построенного на принципах схемной логики, с доведением его до уровня функционально-логической схемы; б)в виде микропроцессорного устройства, построенного на основе микропроцессора КР580ВМ80. При реализации УСД на базе микропроцессора

следует текущий номер (адрес) аналогового канала хранить в регистре r. Микропроцессорное устройство необходимо довести до уровня структурной схемы, составить программу его функционирования на языке Ассемблера, составить таблицу размещения программы в ОП, начиная с ячейки с адресом h, а также составить программу в кодовых комбинациях (на машинном языке); 3)В варианте реализации УСД на базе микропроцессора программу цикла сбора

данных с F аналоговых каналов оформить как прерывающую программу в предложении, что в состав МПС входит контроллер прерываний КР580ВН69. 4)Оценить быстродействие УСД в обоих вариантах реализации. Индивидуальное задание: Пусть F = h = 3. О З У ОЗУ с требуемой емкостью 20488 может быть построено на базе микросхем полупроводниковых ОЗУ, выпускаемых промышленностью, различными способами. Выбор микросхем для реализации ОЗУ может

осуществляется исходя из разных критериев: - [КАВ1] минимизации числа корпусов (аппаратных затрат); - минимизации потребляемой мощности; - повышения быстродействия МПС; - согласования напряжений питания основных функциональных модулей МПС и др. ___ ___ Исходя из минимизации аппаратных затрат выберем для реализации ОЗУ УСД микросхему КР565РУ2А. Она содержит 1к ячеек с разрядностью 1 бит. Для построения ОЗУ с емкостью 20488 требуется 16

таких микросхем, организованных в 2 линейки (страницы) ,каждая из которых содержит по 8 микросхем (по числу бит в ячейке памяти). Обращение к ячейке, расположенной в той или иной линейке, обеспечивается с помощью управляющего сигнала ВК - выбор кристалла. Для простоты примем, что микросхема в любой реализации имеет всего один вход ВК (по ГОСТ - CS). Тогда при ВК=1 обращение к кристаллу (микросхеме) в данной линейке ОЗУ будет