Процессор для ограниченного набора команд 1 (4)

  • Просмотров 2273
  • Скачиваний 178
  • Размер файла 880
    Кб

СОДЕРЖАНИЕ Исходные данные Техническое задание 1. Алгоритм работы процессора 1.1 Выбор и обоснование алгоритма 1.2 Техническое описание алгоритма 2. Структурная электрическая схема центральной части ЭВМ 2.1 Выбор и обоснования структурной электрической схемы центральной части ЭВМ 2.2 Техническое описание структурной электрической схемы центральной части ЭВМ 3. Функциональная электрическая схема процессора 3.1 Выбор и

обоснование функциональной электрической схемы процессора 3.2 Техническое описание функциональной электрической схемы - операционная часть 3.3 Техническое описание функциональной электрической схемы - управляющая часть 4. Принципиальная электрическая схема РОН и ИАЛУ 4.1 Выбор и обоснование элементной базы 4.2 Используемые цифровые микросхемы и их параметры 4.3 Техническое описание принципиальной электрической схемы РОН 4.4

Техническое описание принципиальной электрической схемы ИАЛУ 5. Расчетная часть 5.1 Проверочный нагрузочный расчет для блока 5.1.1 Проверочный нагрузочный расчет для РОН 5.1.2 Проверочный нагрузочный расчет для ИАЛУ 5.2 Расчет потребляемой мощности блока 5.2.1 Расчет потребляемой мощности РОН 5.2.2 Расчет потребляемой мощности ИАЛУ 5.3 Расчет надежности для блока 5.3.1 Расчет надежности для РОН 5.3.2 Расчет надежности для ИАЛУ Заключение

Литература 2 3 5 5 5 9 9 9 11 11 11 12 20 20 22 29 30 32 32 32 32 33 33 33 33 33 33 35 36 ИСХОДНЫЕ ДАННЫЕ Операции: - сложение; - вычитание; -  умножение; -  И; -  ИЛИ; -  сложение по модулю два; -  запись; -  загрузка; -  УП по флагу; -  БПВ; -  ОСТАНОВ. Режимы адресации: - прямая; -  Регистровая; -  -  стековая. 1.1.1        Адресность команд – 2 1.1.1.1       Форма представления числа – фиксирования точка Разрядность чисел –

32 Объем ОЗУ – 16 Мбайта Количество РОН – 8 Ширина выборки из ОЗУ – 2 байта Тип АЛУ – многофункциональное Критерий проектирования – максимальное быстродействие Устройство управления – УУ и УА АЛУ с программируемой логикой с регулярной адресацией ТЕХНИЧЕСКОЕ ЗАДАНИЕ 1. Основание для проведения работ Выполнение курсового проекта по ТиП ЭВМ в соответствии с учебным планом. 2. Наименование разрабатываемого изделия Процессор для