Практикум работы с пакетом orcad (разработка и моделирование принципиальных электрических схем) Томск 2006 Содержание — страница 11

  • Просмотров 1219
  • Скачиваний 6
  • Размер файла 876
    Кб

сложной (большой) схемы потребует ее размещения на нескольких страницах, например формата А4. Для представления схемы как целой используются межстраничные соединители. Создание межстраничных соединений проводится путем нажатия на кнопки Place off-page connector на панели рисования. Межстраничные соединения объединяются в пределах схемной папки с портами иерархических блоков с тем же именем. Проверка правильности соединений в схеме

Для устранения ошибок, допущенных при проектировании, в редакторе Capture Cis имеются правила проверки соединений DRC (Design Rules Check). DRC позволяет проконтролировать правильность сделанных в схеме соединений (не подсоединенные контакты), цепей, портов, межстраничных соединений, позиционных номеров элементов схемы, выявить несовпадения типов элементов при объединении их в один корпус. После запуска команды Tools>Design Rules Check появляется

окно, имеющее две закладки (рис. 15 а и б). На рис.15 а показана информация, которая будет внесена в отчет о проверке схемы. В отчеты вносятся сообщения о нарушении правил проектирования двух типов: Errors (E) - ошибки, которые обязательно должны быть исправлены. Warnings (W) - предупреждения о возможных ошибках при проверке работоспособности спроектированной схемы путем моделирования ее работы (реагировать на них не обязательно). а) б) Рис.

15. Задание конфигурации команды Tools>Design Rules Check Рассмотрим некоторые опции закладки Disign Rules check. Scope - проверка всего проекта, выбранной страницы схемы . Check unconnected nets - выявление цепей, каждая из которых не соединена по крайней мере с двумя выводами или не подключена к источникам внешних сигналов , а также цепей, имеющих на разных страницах схемы одинаковые имена. Report all net names- составление списка всех имен цепей. Правила проверки

электрических соединений задаются с помощью ERC Matrix -матрицы правильности соединений, приведенной на рис. 15 б. В ERC матрице по вертикальным и горизонтальным осям приведены различные типы выводов. Разноцветные квадраты, расположенные на пересечении определенной строки и столбца, определяют уровень критичности соединений соответствующих выводов. Серый цвет (No Report) сигнализирует о том, что соединение допускается и ошибки нет.

Желтый ( буква W) соответствует предупреждению о возможной ошибке, например, когда в схеме присутствует ненагруженный входной вывод (столбец Unconnected и строка Input Pin). Красный (буква E) соответствует ошибке, например, соединение выводов элемента (строка Output) с выводом выход (столбец Output) является ошибкой, которую нужно устранить. Кроме этого, имеются Passive Pin – соединение пассивных элементов. Изменение уровня критичности ошибки