Электронное устройство счета и сортировки — страница 5

  • Просмотров 2057
  • Скачиваний 218
  • Размер файла 997
    Кб

           (2.)      Реализуем поставленную задачу использовав два компаратора, формирующих выходные сигналы Х1¢, Х1² в соответствии с условием (2). Диаграмма работы компараторов представлена на рисунке 3. Рисунок SEQ Рисунок * ARABIC 3 Рассмотрим работу компараторов для одного канала преобразования аналогового сигнала первого датчика UД1 в цифровой Х1. На диаграмме (рисунок 3) представлены

зависимости выходных сигналов компараторов Х1¢ и Х1² от величины входного сигнала датчика признаков UД1. При напряжении датчика: при Принципиальная схема, реализующая диаграмму (рисунок 3) и задание пороговых уровней UД1min и UД1max, представлена на рисунке 4. Рисунок SEQ Рисунок * ARABIC 4 Интегральный компаратор DA1.1 формирует цифровой сигнал Х1¢, а DA1.2 – Х1². С выхода делителя R1, R2, R3 задается пороговый уровень, равный напряжению

UД1min, а с выхода делителя R4, R5, R6 – UД1max. Схема (рисунок 4) дополнена логическим устройством DD1.1 , состояние которого в зависимости от UД1 приведено в таблице 3. Таблица SEQ Таблица * ARABIC 3 Х1¢ Х1² Х1 0 0 0 0 1 0 1 0 0 1 1 1 На инвертирующий вход компаратора DA1.1 с выхода потенциометра R2 (рисунок 4) подается пороговый уровень UД1min, а с выхода R6 – UД1max на не инвертирующий вход DA1.2. Так как аналоговый сигнал датчика признаков Uд положительной

полярности, то и опорное напряжение (Uоп) выбираем положительной полярности. Выбор величины Uоп определяется наибольшим значением напряжений UД1max, UД2max, UД3max, в данном случае 9,3 В. Условием выбора величины напряжения Uоп определим его превышение на 10 – 20% относительно наибольшего значения из UД1max, UД2max, UД3max, получаем: Схемы формирования логических сигналов Х2 и Х3 аналогичны схеме на рисунке 4. При этом параметры резисторов R1, R2, R3 и R4,

R5, R6 будут посчитаны в соответствии с заданными значениями UД2min, UД2max, UД3min, UД3max. Логическое устройство (рисунок 4), реализующее функцию (2), выполнено на логическом элементе 3И (DD1.1). На третий вход подается выход датчика Д4, единичное значение которого разрешает формирование логического сигнала Х1. Окончательно, таблица состояния для логического элемента DD1 имеет вид таблицы 5. Таблица SEQ Таблица * ARABIC 5 Номер набора Х1 Х2 Х3 Y 0 0 0 0 0 1 0 0 1 0 2

0 1 0 0 3 0 1 1 1 4 1 0 0 1 5 1 0 1 0 6 1 1 0 1 7 1 1 1 0 В таблице истинности выделим строки, в которых выходная переменная Y принимает значение 1. Для каждой строки таблицы составляем конъюнктивный терм (контерм) – логическое умножение всех входных переменных. Причем записывают сомножитель в прямом виде – Xi, если рассматриваемая переменная равна “1”, в противном случае записывают в инверсном виде – i.. Таким образом составляем столько выражений,