Cкремблирование и дескремблирование линейного сигнала — страница 5

  • Просмотров 9363
  • Скачиваний 601
  • Размер файла 234
    Кб

представлены кодом NRZ(I) и сопровождающим его синхросигналом CLK (см. рис. 1). Проблема заключается в том, что непосредственная передача сигнала NRZ(I) со скоростью 125 Мбит/с по витой паре проводов создает повышенный уровень помех на соседних жилах кабеля. Ситуация усугубляется в отсутствие полезных данных, когда передается заполняющая паузу непрерывная последовательность лог. 1. Эта последовательность соответствует частоте сигнала

NRZ(I), равной половине скорости передачи данных или 62,5 МГц. На этой частоте сигнал легко преодолевает паразитные емкостные и индуктивные связи и наводится на соседние провода кабеля. Поэтому следовало бы применить какой-либо дополнительный способ кодирования для снижения частоты сигнала в отсутствие данных и разравнивания его спектра при наличии данных. Рассмотренное далее трехуровневое двубинарное кодирование DBM (duobinary

modulation) и включение заграждающего фильтра позволяют в значительной мере снизить уровень излучаемых помех. По способу построения код DBM во многом схож с описанными в п. 1.1 кодами MLT-3 и RND(MLT-S). Рис. 3.Схема высокоскоростной передачи данных в двубинарном коде с использованием витой пары проводов Как показано на рис. 3, код NRZ(I) с выхода интерфейса FDDI преобразуется шифратором в код DBM. Сигнал с выхода шифратора проходит через заграждающий

R-L-C-фильтр, разравнивающий спектр сигнала, передатчик и по линии связи (витой паре проводов) поступает в приемник. Приемник выделяет из него синхросигнал CLK и данные, представленные в коде DBM Дешифратор кода DBM формирует коды NRZ(I) и NRZ(L). Скорость передачи данных во всем тракте постоянна и равна 125 Мбит/с. Шифратор двубинарного кода (рис. 4) содержит инвертор, логический элемент Исключающее ИЛИ (XOR), тактируемый элемент Т задержки,

дешифратор DC со структурой 2x4, элемент ИЛИ, электронные ключи SW1-SW3 и два источника Ш и U2 посто­янного напряжения. Временные диаграммы формирования кода DBM показаны на рис. 5. Входной сигнал А инвертируется и поступает на первый вход элемента XOR. Сигнал Z с выхода этого элемента задерживается на один период сигнала CLK (например, с помощью D-триггера) и подается на второй вход элемента XOR. Дешифратор DC в зависимости от сочетания

сигналов Z и Е формирует сигнал на одном из четырех выходов. При Z = Е = 0 сигнал G = 1 замыкает ключ SW3, поэтому на выход W шифратора поступает отрицательное напряжение от источника U2. При Z ≠ Е сигнал J = 1 замыкает ключ SW1, на выход шифратора поступает нулевое напряжение. При Z = Е = 1 сигнал F - 1 замыкает ключ SW2, на выход шифратора поступает положительное напряжение от источника Ш. Рис. 4. Схема шифратора двубинарного кода DBM и структура