Аналого-цифровой преобразователь (АЦП) — страница 6

  • Просмотров 5350
  • Скачиваний 364
  • Размер файла 108
    Кб

изменяя полярность опорного напряжения относительно "измерительной земли" на ту же, что имеет входной сигнал. 2.3. Источник опорного напряжения Источник опорного напряжения использует свойство моста Уитстона - стабильность тока разбаланса моста, при неизменных значениях сопротивлений плеч моста, т.е. Ip=0 при R1*R3=R2*R4(см. Рис. 5 ). АПЗ.38.098424.003 ПЗ Лист 12 Изм Лит № докум Подпись Дата В качестве стабилизатора тока питания моста

применина схема "токового зеркала", где для задания коллекторного тока опорного транзистора используется схема источника тока на полевом транзисторе(см. Рис. 6 ). Дополнительные резисторы совместно с аналоговыми ключами в верхних по схеме плечах моста служат для переключения направления тока разбаланса моста, и следовательно полярности опорного напряжения. При температурном градиенте плеч моста, стремящемся к нулю,что

решается компактным расположением резисторов моста или интегральным исполнением, ток разбаланса моста обусловливается только сопротивлением нагрузки моста, которе в данной схеме постоянно. АПЗ.38.098424.003 ПЗ Лист 13 Изм Лит № докум Подпись Дата 2.4. Блок делителей опорного напряжения. Блок делителей опорного напряжения представляет собой линейку резисторов с отношением сопротивленя следующего резистора к предыдущему как 2/1, т.е.

сопротивление резистора R1(см. Рис. 7) равно сумме всех следующих резисторов - R1=R2+R3+R4+R5+R6; сопротивление резистора R2=R3+R4+R5+R6 и т.д. Соответственно напряжение в точке "a" будет равно половине опорного напряжения, в точке "b" - четверти и т.д. 2.5. Блок суммирующих компараторов с аналоговыми ключами для "взвешенного сигнала". Блок компараторов с аналоговыми ключами является ядром АЦП, именно он производит преобразование

аналогового сигнала в цифровой код.(Рис 8) Преобразогвание аналогового сигнала в цифровой происходит непрерывно, т.е. любое изменение входного сигнала, за исключением временных задержек схемы, тотчас преобразуется в цифровой код. Схема работает следующим образом. АПЗ.38.098424.003 ПЗ Лист 14 Изм Лит № докум Подпись Дата АПЗ.38.098424.003 ПЗ Лист 15 Изм Лит № докум Подпись Дата Входной сигнал подаётся одновременно на входы всех компараторов.

Компаратор C1 сравнивает входной сигнал с половиной опорного напряжения, если входной сигнал превышает половину опорного напряжения то на выходе компаратора появляется высокий уровень, который вызывает включение аналоговых ключей Kx.1, и следовательно подачу Uоп/2 на входы остальных компараторов, также этот высокий уровень поступает на вход D1 регистра "RG". Компаратор C2 сравнивает входной сигнал с одной четвёртой опорного